當(dāng)前位置: 首頁 > 行業(yè)動態(tài)
發(fā)布日期:2022-07-14 點擊率:41
針對DSP而優(yōu)化
FIFO以及獲得較大的緩沖區(qū)。與目前使用的其它低成本FPGA相比,Spartan-3器件可提供更多的存儲位數(shù)。對于許多DSP設(shè)計而言,最重要的資源是FPGA內(nèi)的嵌入式存儲器,而不是邏輯電路或者乘法器。因為存儲資源不足,采用競爭的低成本器件的設(shè)計工程師不得不選用更大規(guī)模的器件或采用外部存儲器來構(gòu)建系統(tǒng),而這些系統(tǒng)只需一片體積很小的Spartan-3 FPGA就可以得到實現(xiàn)。
圖1:增強(qiáng)型架構(gòu)允許用
單個LUT代替16個寄存器。
常見的DSP功能實現(xiàn)
濾波器的兩個實現(xiàn)示例來說明這些特性是如何影響器件的利用率。一個是基于乘法累加器(MAC)的實現(xiàn),另一個是基于多通道分布式算法(DA)的實現(xiàn)。
作者:Suhel Dhanan
Spartan解決方案高級營銷經(jīng)理
賽靈思公司